2

今学期、私は Verilog の使用を必要とするハードウェア コースを持っています。Verilog プログラムを作成し、コンパイルして実行できる無料の Verilog IDE をいくつか探してみました (適切な言葉は「シミュレート」だと思いますが、許してください。私はまだ C に慣れています!)。何でも手に入れます。

Windows 7 で Verilog プログラムの作成とシミュレーションを行うためのフリー ソフトウェアを教えてください。私の大学では大学の PC に Xilinx というソフトウェアを提供していますが、それはフリー ソフトウェアではないと思います。また、彼らはそれを私たちのパソコンにも提供しようとはしません。ですから、どんなアドバイスでも大歓迎です!

また、私は Verilog の初心者です。初心者が Verilog をある程度マスターするための優れたリソースを知っている場合は、ここでも共有してください。ありがとう!

4

2 に答える 2

3

http://iverilog.icarus.comをご覧ください。無料のシミュレーターおよび合成ツールです。どんなテキストエディタでも構いません。多くの人が vi を好みますが、あなたは崇高なテキストのようなものも使用しています。

編集: 完全な IDE が必要な場合は、Xilinx WebPackがあります。シミュレータが含まれています。これは無料 (無料のビールのように) ですが、完全なザイリンクス ソフトウェアと比べると制限があります。しかし、始めるには十分すぎるほどです。大学が同じソフトウェアを使用している場合は、おそらくこれを試してみてください。

于 2013-02-08T08:32:00.910 に答える
3

IDE のようなものを提供するModelsimAldecなどの専門的なツール プロバイダーがあり、次のような機能があります。

  • ソース コード エディターで、ブレークポイントを設定できます。
  • コンパイルプロセスの実行
  • シミュレーションの実行
  • 波形およびその他の出力の表示

Eclipseについては、私は何も知りませんでした.RossRogersのコメントは私にDVT Eclipseを指摘しました.しかし、私たちのどちらもそれを使用していません:)

個人的には、makefile である Emacs を使用し、シミュレーターを「手動で」実行します。

于 2013-02-08T13:31:35.967 に答える