0

50 の I/O ピンを持つことができる FPGA が必要です。MUXとして使うつもりです。私は MUX または CPLD の使用について考えましたが、この回路を設計している人は、将来さらに多くの機能が必要になる可能性があるため、FPGA でなければならないと言います。

ということで、ネット上でデザイン例が十分にあるものを探しています。何か提案できますか (家族など)。また、選ぶ際の注意点も教えていただけると助かります。私はこれが初めてで、まだ学んでいます。

4

2 に答える 2

3

これは非常に未解決の質問であり、すべてのオプションを考慮すると、可能であれば、回答は非常に長くなる可能性があります。私があなたに提案するのは、現在および将来のすべての要件のリストを作成することです。これは、あなたのニーズを (ここでも他の場所でも) 伝え、あなたとこのプロジェクトで一緒に働く人々に、それらについてより慎重に考えさせるのに役立ちます。「将来、より多くの機能が必要になる」と言うのは無意味です。市場で最も高性能な FPGA を購入しますか? いいえ。

このリストをまとめて要件について考えたら、もう一度ここに投稿してください。そうすれば、多くの助けが得られます.

フィードバックとヘルプを得るもう 1 つの方法は、何をしようとしているのか、何を解決しようとしているのかを説明することです。FPGA は最適なソリューションではないかもしれません。

于 2012-09-01T20:03:40.597 に答える
0

私は Saar に同意しますが、もう 1 歩戻る必要があります。どのテクノロジをターゲットにするかを決定するときは、FPGA を実行するために多くのものが必要であることを念頭に置いてください。つまり、コア、I/O、補助、およびおそらくもっと。また、FPGA は一般に (例外もあります) SRAM ベースであるため、起動時に構成する必要があるため、何らかの構成メカニズムが必要です。CPLD は柔軟性に欠けますが、取り扱いははるかに簡単です...

于 2012-09-05T10:43:45.347 に答える