0

2 つの浮動小数点数を乗算する Verilog コードを作成しようとしています。シフトと加算によって2つの仮数に乗算しようとすると、問題が発生します。問題は、「シフトして追加」変数 C_m_tmp を更新しようとしても、何も起こらないことです (C_m_tmp = C_m_tmp + tmp;)。問題に関係のないコード ブロックは省略しました。誰かが私が間違っていると教えてもらえますか?

`timescale 1ns / 1ps
module float_mult( A_m, B_m, C_m);
    input [22:0]A_m, B_m;
    output [45:0]C_m;

    reg [45:0] C_m_tmp;
    reg [22:0] A_m_tmp;
    reg [22:0] B_m_tmp;
    reg [45:0] tmp;
    reg [4:0]i;

    initial begin         
        assign C_m_tmp = 46'b0;
    end
 //need to remove the leading one from mantissas
always@ (A_m) begin
    A_m_tmp = A_m >> 1;
    A_m_tmp = A_m_tmp ^ 23'b10000000000000000000000;
end
always@ (B_m) begin
    B_m_tmp = B_m >> 1;
    B_m_tmp = B_m_tmp ^ 23'b10000000000000000000000;
 end
 always@(A_m_tmp, B_m_tmp) begin
    for (i=0; i <=22; i=i+1)
        if (B_m_tmp[i] == 1)begin
            tmp =  {23'b0,A_m_tmp};
            tmp = tmp <<i;
            C_m_tmp = C_m_tmp + tmp;    //this line does nothing
        end
 end
    always@(C_m_tmp)begin
        if (C_m_tmp[45] == 1) begin
            C_e_tmp = C_e_tmp + 1'b1;
        end

    end


    assign C_e = C_e_tmp + 8'b01111111;
    assign C_m = C_m_tmp[45:23];
    assign C_s = C_s_tmp;        

endmodule
4

1 に答える 1

0
initial begin         
assign C_m_tmp = 46'b0;
end

上記のコードは必要ありません。

代わりに、次のことができます

always@(C_m_tmp)begin
C_m_tmp = 'b0;
        if (C_m_tmp[45] == 1) begin
            C_e_tmp = C_e_tmp + 1'b1;
        end

    end
于 2016-04-03T15:59:36.283 に答える