1

DE2 開発キットの 8 つのスイッチを使用してサーボ位置を制御するための VHDL コードを作成しています。コードが完成したら、サーボモーターでコードをテストしましたが、動作しません。次に、タイミング解析を使用して波形シミュレーションを行ったところ、波形にいくつかのグリッチがあることがわかりました。これが機能しない理由はグリッチですか?はいの場合、どうすればこれを解決できますか?

library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC_STD.ALL;

entity servo_pwm is
PORT (
    clk50 : IN STD_LOGIC;
    clk   : IN  STD_LOGIC;
    reset : IN  STD_LOGIC;
    position   : IN  STD_LOGIC_VECTOR(7 downto 0);
    servo : OUT STD_LOGIC
);
end servo_pwm;

architecture Behavioral of servo_pwm is
signal cnt : unsigned(11 downto 0);
signal pwmi: unsigned(7 downto 0);
begin
pwmi <= unsigned(position);
start: process (reset, clk) begin
    if (reset = '1') then
        cnt <= (others => '0');
    elsif rising_edge(clk) then
        if (cnt = 2559) then    
            cnt <= (others => '0');
        else
            cnt <= cnt + 1;
        end if;
    end if;
end process;
servo <= '1' when (cnt < pwmi) else '0';
end Behavioral;

クロック分周器:

library IEEE;
use IEEE.STD_LOGIC_1164.ALL;

entity clk64kHz is
Port (
    clk    : in  STD_LOGIC;
    reset  : in  STD_LOGIC;
    clk_out: out STD_LOGIC
);
end clk64kHz;

architecture Behavioral of clk64kHz is
signal temporal: STD_LOGIC;
signal counter : integer range 0 to 195 := 0; --position 8bit
begin
freq_divider: process (reset, clk) begin
    if (reset = '1') then
        temporal <= '0';
        counter  <= 0;
      --elsif rising_edge(clk) then
        elsif (clk'event and clk = '1') then
        --if (counter = 390) then
        if (counter = 195) then
            temporal <= NOT(temporal);
            counter  <= 0;
        else
            counter <= counter + 1;
        end if;
    end if;
end process;

clk_out <= temporal;
end Behavioral;

ベクトル波形ファイル:

ここに画像の説明を入力

4

0 に答える 0