テストベンチと Verilog コード、および Verilog ネットリスト ファイルを提供する合成スクリプトを使用して、デザインの合成後のシミュレーションを実行しています。合成前のシミュレーション (波形と $monitor 値のダンプ) をターミナルで見ることができます。この同じ $monitor 値のダンプは、合成後のシミュレーションが正常に機能していることも示しています。
しかし、合成後の波形を見ることができません
$monitor を介してシミュレーション波形を表示するために、テストベンチを介して .vcd ファイルをダンプしています。
TOOL : 合成用のデザイン ビジョン コンパイル用の NCVerilog
`timescale 1ns / 10 ps
module CLA_16_4_tb ();
reg [15:0] A=0, B=0 ;
wire [15:0] Sum;
wire Cout;
reg reset,clock;
initial begin : A_TB
A = 0;
#10 A = 16'h00FF;
#30 A = 16'h0000;
#30 A = 16'h80FF;
#30 A = 16'h0000;
#30 A = 16'h00FF;
#30 A = 16'h0000;
#30 A = 16'h1111;
end
initial begin : B_TB
B = 0;
#10 B = 16'hFF01;
#30 B = 16'h0000;
#30 B = 16'h8080;
#30 B = 16'h0000;
#30 B = 16'hFF80;
#30 B = 16'h0000;
#30 B = 16'h2222;
end
initial begin : reset_TB
reset = 0;
#2 reset = 1;
#5 reset = 0;
#55 reset = 1;
#5 reset = 0;
#55 reset = 1;
#5 reset = 0;
#55 reset = 1;
#5 reset = 0;
#45 $finish;
end
initial begin : clock_TB
clock = 0;
#5 clock = 1;
forever #5 clock = ~clock;
end
CLA_16_4 U1 (A, B, Sum, Cout, clock, reset);
initial begin
$monitor("TIME :",$time," HEX VALUES : a_inp = %h b_inp = %h s_out = %h c_out = %h",A,B,Sum,Cout);
end
initial begin
$dumpfile("CLA_16_4_tb.vcd");
$dumpvars(0,CLA_16_4_tb);
end
endmodule