問題タブ [processor]

For questions regarding programming in ECMAScript (JavaScript/JS) and its various dialects/implementations (excluding ActionScript). Note JavaScript is NOT the same as Java! Please include all relevant tags on your question; e.g., [node.js], [jquery], [json], [reactjs], [angular], [ember.js], [vue.js], [typescript], [svelte], etc.

0 投票する
3 に答える
295 参照

c++ - C++またはANSICにかかったサイクル数?

プロセッサ(Corei7およびCore2)サイクルに関して、さまざまなプログラミング言語の構文が何をとるのかを知ることができるWeb上の場所はありますか?大学でARMアセンブリ言語を学び、減算演算子などを実行するために必要なサイクル数をマッピングできました。Corei7またはCore2の高級言語でこれを実行できるかどうか疑問に思いました。

0 投票する
2 に答える
601 参照

memory - 明確化:プロセッサは800Mhzおよび200MhzDDRRAMで動作します

ARMCortex-A8コアを実装した評価キットがあります。プロセッサのデータシートには、

ARMCortexA8™コア。最大800MHzおよび最大200MHzのDDR2RAMの速度で動作します。

このシステムから何を期待できますか?200MHzでしか動作しないため、メモリアクセスがボトルネックになると思いますか?

これを解釈する方法についての詳細が必要です。

0 投票する
1 に答える
848 参照

c# - プロセッサー使用率

重複の可能性:
WMI と C# を使用した CPU 使用率

WMIを使用してC#(.NET)でCPU使用率を取得する方法は? はい、ばかげた PerformanceCounter なしで。

0 投票する
4 に答える
1900 参照

performance - Intel Core Duo のハードウェア パフォーマンス カウンター

キャッシュのヒット数とミス数を測定できる AMD プロセッサがあることを読みました。そのような機能が Intel Core Duo マシンでも利用できるのか、それともまだサポートされていないのか疑問に思っています。

0 投票する
3 に答える
7529 参照

c# - アセンブリdllのプロセッサアーキテクチャを取得するにはどうすればよいですか?

プログラムでdllをc#にロードしてプロセッサアーキテクチャを取得できますか?

これができるクラスはありますか?

dllがx86、x64、MSILなどであるかどうかを確認する必要があります。

0 投票する
6 に答える
2639 参照

python - マシン上のすべてのプロセッサを使用するようにプログラムする方法は?

Windows ボックスで大量のデータ処理を実行するシングルスレッドの Python プログラムを実行しています。私のマシンには 8 つのプロセッサがあります。Windows タスク マネージャーの [パフォーマンス] タブで CPU 使用率を監視すると、利用可能な処理能力のごく一部しか使用していないことがわかります。1 つのプロセッサのみが最大限に使用され、残りはほとんどアイドル状態です。すべてのプロセッサが確実に使用されるようにするにはどうすればよいですか? マルチスレッドは解決策ですか?

0 投票する
3 に答える
447 参照

memory - プロセッサ アーキテクチャに関する 4 つの質問。(コンピューターエンジニア)

私たちの教師は、最終試験の準備として、約 50 の正誤問題を私たちに尋ねてきました。オンラインで、または親戚に尋ねることで、ほとんどの答えを見つけることができました。しかし、これらの 4 つの質問は私を夢中にさせます。これらの質問のほとんどはそれほど難しいものではありません。満足のいく答えはどこにもありません。申し訳ありませんが、元の質問は英語で書かれていません。自分で翻訳する必要がありました。何かわからないことがあれば、教えてください。ありがとう!

正しいか間違っているか

  1. プロセッサによって操作されるアドレスのサイズによって、仮想メモリのサイズが決まります。ただし、メモリ キャッシュのサイズは独立しています。
  2. 長い間、DRAM テクノロジは、プロセッサで標準ロジックを実行するために使用される CMOS テクノロジと互換性がありませんでした。これが、DRAM メモリが (ほとんどの場合) プロセッサの外部 (別のチップ) で使用される理由です。
  3. ページネーションにより、複数の仮想アドレス空間を物理アドレス空間の同じ空間に対応させることができます。
  4. 1 ラインのセットを持つ連想キャッシュ メモリは、各セットがブロックと同じサイズであるため、1 つのメモリ ブロックが任意のセットに入ることができるため、完全連想キャッシュ メモリです。
0 投票する
4 に答える
5034 参照

c++ - C++用の優れたテンプレートエンジンはありますか

誰かが良いC++テンプレートエンジンを知っていますか?私の目的は、テンプレートとそのテンプレートに入力する必要があるものの説明を指定して、C ++とPythonのコードを生成することです。つまり、C ++とPythonの場合は、 C++プロセッサ。他のプロジェクトでは、永続性コードの生成を自動化すると便利なので。

前もって感謝します。

0 投票する
8 に答える
75757 参照

c - Cを使用してLinuxでCPUの数を取得するには?

Linux で使用可能な CPU の数を取得する API はありますか? つまり、/proc/cpuinfo やその他の sys-node ファイルを使用せずに...

sched.h を使用してこの実装を見つけました。

しかし、共通ライブラリを使用してより高いレベルのものはありませんか?

0 投票する
7 に答える
27114 参照

caching - ほとんどのプロセッサで、L1キャッシュのサイズがL2キャッシュのサイズよりも小さいのはなぜですか?

ほとんどのプロセッサで、L1キャッシュのサイズがL2キャッシュのサイズよりも小さいのはなぜですか?